intel v19.4.2 CPRI FPGA IP
Maklumat Produk
Versi | Penerangan | Kesan | Maklumat Berkaitan |
---|---|---|---|
v19.6.0 | Sokongan tambahan untuk mod Pintasan PCS Ethernet GMII. Ditambah parameter Ethernet PCS Bypass. |
— | Intel Quartus Prime Pro Edition: Perisian Versi 22.3 dan Nota Keluaran Sokongan Peranti |
v19.5.0 | Menambahkan sokongan Spyglass CDC untuk jubin Intel Agilex F peranti. |
— | Intel Quartus Prime Pro Edition: Perisian Versi 22.2 dan Nota Keluaran Sokongan Peranti |
v19.4.3 | Sokongan tambahan untuk simulator QuestaSim*. Dialih keluar sokongan untuk Simulator ModelSim* SE dan NCSim. |
— | Intel Quartus Prime Pro Edition: Perisian Versi 22.1 dan Nota Keluaran Sokongan Peranti |
v19.4.2 | Menambah sokongan Kadar Bit Talian 1.2288G CPRI untuk Intel Agilex Peranti jubin F. |
— | Intel Quartus Prime Pro Edition: Perisian Versi 21.4 dan Nota Keluaran Sokongan Peranti |
v19.4.0 | Parameter baharu ditambahkan: Jana exampreka bentuk untuk (ED_TYPE). Menambah sokongan untuk peranti Intel Agilex F-tile. Ditambah baharu parameter: Dayakan penyegerakan semula nombor bingkai radio CPRI ke nilai yang dikehendaki. Menambah isyarat baharu: aux_bfn_resync_value [11:0]. Ditambah Sokongan simulator Xcelium* untuk Design Example. |
— | T/A |
v19.3.0 | Kekangan Reka Bentuk Synopsys yang Diperbaiki file. Menambah keupayaan untuk kekangan setiap kejadian secara khusus supaya tiada kekangan bertindih antara contoh CPRI bagi konfigurasi yang berbeza. |
— | Intel Quartus Prime Pro Edition: Perisian Versi 20.4 dan Nota Keluaran Sokongan Peranti |
v19.2.0 | Menambah sokongan untuk peranti E-jubin Intel Stratix 10. Ditambah parameter baharu: Jubin transceiver untuk digunakan dan Dayakan Reed-Solomon Pembetulan Ralat Hadapan (RS-FEC). |
— | Intel Quartus Prime Pro Edition: Perisian Versi 19.2 dan Nota Keluaran Sokongan Peranti |
v18.1 | Menukar nama IP kepada CPRI Intel FPGA IP dalam Intel Katalog IP Quartus Prime. Menamakan semula parameter IP: Altera Debug Titik Akhir Induk (ADME) kepada Titik Akhir Induk Nyahpepijat PHY Asli (NPDME). |
— | T/A |
Arahan Penggunaan Produk
- Pastikan anda memasang versi Intel Quartus Prime Pro Edition yang diperlukan.
- Rujuk versi khusus CPRI Intel FPGA IP yang disenaraikan dalam jadual di atas untuk mendapatkan maklumat terperinci tentang ciri dan penambahbaikannya.
- Ikut arahan yang diberikan dalam dokumen maklumat yang berkaitan untuk setiap versi untuk mengkonfigurasi dan menggunakan IP FPGA Intel CPRI dengan betul.
- Jika menggunakan simulator, pastikan anda menggunakan simulator yang disokong yang dinyatakan dalam perihalan versi masing-masing.
- Untuk sebarang bantuan atau maklum balas lanjut, rujuk bahagian "Hantar Maklum Balas" dalam manual pengguna atau hubungi pasukan sokongan produk.
Nota Keluaran Teras IP CPRI Intel® FPGA
Nombor Intel FPGA IP versi (XYZ) boleh berubah dengan setiap versi perisian Intel Quartus® Prime. Perubahan dalam:
- X menunjukkan semakan utama IP. Jika anda mengemas kini perisian Intel Quartus Prime, anda mesti menjana semula IP.
- Y menunjukkan IP termasuk ciri baharu. Jana semula IP anda untuk memasukkan ciri baharu ini.
- Z menunjukkan IP termasuk perubahan kecil. Jana semula IP anda untuk memasukkan perubahan ini.
Maklumat Berkaitan
- Pengenalan kepada Teras IP FPGA Intel
- Panduan Pengguna IP CPRI Intel FPGA
CPRI Intel FPGA IP v19.6.0
Jadual 1. v19.6.0 2022.11.15
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
22.3 | Sokongan tambahan untuk mod Pintasan PCS Ethernet GMII. | — |
Parameter ditambah Pintasan PCS Ethernet. | — | |
Menambah isyarat berikut (tersedia apabila Pintasan PCS Ethernet parameter dihidupkan):
• gmii_rx_fifo_rvalid • gmii_rx_fifo_rdata • gmii_tx_fifo_wready • gmii_tx_fifo_wdata |
— |
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 22.3
CPRI Intel FPGA IP v19.5.0
Jadual 2. v19.5.0 2022.10.07
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
22.2 | Menambahkan sokongan suis kadar dinamik untuk peranti Intel Agilex™ F-tile dalam kedua-dua CPRI Intel FPGA IP dan Design Example. | — |
Menambah isyarat berikut: | — | |
• pautan ehip_tx_pll_refclk_hs | ||
• pautan ehip_tx_pll_refclk_ls | ||
• pautan ehip_rx_cdr_refclk_hs | ||
• pautan ehip_rx_cdr_refclk_ls | ||
Menambahkan sokongan Spyglass CDC untuk peranti Intel Agilex F-tile. | — |
Maklumat Berkaitan
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 22.2
CPRI Intel FPGA IP v19.4.3
Jadual 3. v19.4.3 2022.07.01
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
22.1 | Sokongan tambahan untuk simulator QuestaSim*. | — |
Sokongan untuk ModelSim* SE dan simulator NCSim dialih keluar. | — |
Maklumat Berkaitan
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 22.1
CPRI Intel FPGA IP v19.4.2
Jadual 4. v19.4.2 2022.04.04
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
21.4 | Menambahkan sokongan 1.2288G CPRI Line Bit Rate untuk peranti Intel Agilex F-tile. | — |
Maklumat Berkaitan
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 21.4
CPRI Intel FPGA IP v19.4.0
Jadual 5. v19.4.0 2021.11.11
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
21.2 | Menambah parameter baharu: Hasilkan exampreka bentuk untuk (ED_TYPE) | — |
21.1 | Menambah sokongan untuk peranti Intel Agilex F-tile. | — |
Menambah parameter baharu: Dayakan penyegerakan semula nombor bingkai radio CPRI kepada nilai yang dikehendaki. | — | |
Menambah isyarat baharu: aux_bfn_resync_value [11:0]. | — | |
Menambahkan sokongan simulator Xcelium* untuk Design Example. | — |
Maklumat Berkaitan
- Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 21.1
- Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 21.2
CPRI Intel FPGA IP v19.3.0
Jadual 6. v19.3.0 2021.03.05
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
20.4 | Sokongan tambahan untuk peranti Intel Agilex E-tile. | — |
Menambahkan sokongan kadar bit talian 12165.12 Mbps untuk peranti Intel Arria® 10. | — | |
Kekangan Reka Bentuk Synopsys yang Diperbaiki file. Keupayaan tambahan untuk mengekang setiap kejadian secara khusus supaya tiada kekangan bertindih antara tika CPRI konfigurasi berbeza. | — | |
Menambahkan sokongan kadar bit talian 3072.0 Mbps, 6144.0 Mbps dan 12165.12 Mbps untuk peranti E-jubin Intel Stratix® 10. | — |
Maklumat Berkaitan
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 20.4
CPRI Intel FPGA IP v19.2.0
Jadual 7. v19.2.0 2019.10.01
Versi Intel Quartus Prime Pro Edition | Penerangan | Kesan |
19.2 | Menambah sokongan untuk peranti E-jubin Intel Stratix 10. | — |
Menambah parameter baharu: Jubin transceiver untuk digunakan dan
Dayakan Pembetulan Ralat Hadapan Reed-Solomon (RS-FEC). |
— |
Maklumat Berkaitan
Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 19.2
CPRI Intel FPGA IP v18.1
Jadual 8. v18.1 2019.05.17
Versi Intel Quartus Prime | Penerangan | Kesan |
18.1 | Menukar nama IP kepada CPRI Intel FPGA IP dalam Katalog IP Intel Quartus Prime. | — |
Menamakan semula parameter IP: Titik Akhir Induk Nyahpepijat Altera (ADME) kepada Titik Akhir Induk Nyahpepijat PHY Asli (NPDME). | — | |
Daftar baharu ditambahkan: IP_INFO. | — | |
Menambah bit daftar baharu dalam Daftar TX_SCR: tx_scr_active. | — | |
Daftar tambah DEBUG_STATUS pada offset 0xA0 | ||
Menambahkan sokongan kadar bit talian 12165.12 Mbps dan 24330.24 Mbps untuk peranti Intel Stratix 10. | ||
Menambah mod jam teras Hibrid. | ||
Menambah sokongan untuk antara muka 64-bit. |
Maklumat Berkaitan
- Intel Quartus Prime Pro Edition: Nota Keluaran Perisian dan Peranti Versi 18.1
- Intel Quartus Prime Edisi Standard: Versi 18.1 Perisian dan Nota Keluaran Sokongan Peranti
CPRI v7.0 IP Core v17.1
Jadual 9. Versi 17.1 Januari 2019
Penerangan | Kesan |
Keluaran pertama teras IP CPRI v7.0. | — |
Disahkan dalam perisian Intel Quartus Prime v17.1. | — |
Peranti Intel Stratix 10 dengan transceiver jubin H dan L kini tersedia dalam Intel Quartus Prime Pro Edition v17.1 untuk semua kadar bit talian CPRI kecuali 0.6144 Gbps. |
— |
Menambah parameter baharu: Lebar laluan data. | |
Dayakan perundingan auto kadar bit talian kini tersedia untuk peranti Intel Stratix 10. | — |
Menambah input sumber jam hibrid baharu. | — |
Menambahkan sokongan peranti Arria V GZ untuk kadar bit talian CPRI sebanyak 8.11008 Gbps. | — |
Tukar nama IP dalam katalog Intel Quartus Prime IP kepada CPRI. | — |
CPRI v6.0 IP Core v17.0
Jadual 10. Versi 17.0 Januari 2018
Penerangan | Kesan |
Disahkan dalam perisian Intel Quartus Prime v17.0. | — |
Sokongan peranti Intel Stratix 10 dengan transceiver jubin H dan L kini tersedia dalam Intel Quartus Prime Pro Edition v17.0 untuk kadar bit talian CPRI 1.2288 Gbps dan 10.1376 Gbps. |
— |
Dialih keluar sokongan keluarga peranti Intel Arria 10 untuk kadar bit talian CPRI sebanyak 0.6144 Gbps. | — |
Menambah parameter baharu VCCR_GXB dan VCCT_GXB bekalan voltage untuk transceiver dalam variasi peranti teras IP Intel Stratix 10. |
— |
Menambah daftar dan isyarat baharu berikut dalam variasi peranti teras IP Intel Stratix 10:
• Menambah dua daftar baharu: XCVR_TX_FIFO_DELAY dan XCVR_RX_FIFO_DELAY. • Menambah dua isyarat baharu: latency_sclk, latency_sreset_n |
— |
CPRI v6.0 IP Core v14.1
Jadual 11. Versi 14.1 Disember 2014
Penerangan | Kesan | Nota |
Disahkan dalam perisian Quartus II v14.1. | — | — |
CPRI v6.0 IP Core v14.0
Jadual 12. Versi 14.0 Jun 2014
Penerangan | Kesan | Nota |
Keluaran pertama teras IP CPRI v6.0. | — | — |
Dinaik taraf untuk menyokong Katalog IP baharu. Untuk maklumat lanjut tentang Katalog IP, rujuk Katalog IP dan Editor Parameter in Pengenalan kepada Teras IP Altera. |
— |
— |
Dinamakan semula Sertakan akses Vendor Specific Space (VSS) melalui antara muka CPU parameter untuk Sertakan semua capaian perkataan kawalan melalui antara muka CPU untuk menerangkan dengan lebih baik fungsi parameter. Fungsi parameter kekal seperti dalam keluaran 13.1 dan 13.0. |
— |
— |
Dinamakan semula Kedalaman penimbal penerima parameter untuk Kedalaman FIFO penerima. Fungsi parameter kekal seperti dalam keluaran 13.1 dan 13.0. |
— |
— |
CPRI v5.0 IP Core v13.1
Nota: Teras IP CPRI v5.0 dijadualkan untuk produk usang dan sokongan yang dihentikan seperti yang diterangkan dalam PDN1603. Oleh itu, Intel tidak mengesyorkan penggunaan teras IP ini dalam reka bentuk baharu. Untuk maklumat lanjut tentang tawaran IP FPGA Intel semasa, rujuk Harta Intelek FPGA Intel webtapak.
Versi 13.1 November 2013
Penerangan | Kesan | Nota |
Dialih keluar sokongan untuk keluarga peranti HardCopy IV GX. | — | — |
Memperbaik meja ujian demonstrasi. | — | — |
Penggunaan sumber yang lebih baik. | — | — |
Maklumat Berkaitan
Pemberitahuan Pemberhentian Produk: PDN1603
CPRI v5.0 IP Core v13.0
Jadual 14. Versi 13.0 Mei 2013
Penerangan | Kesan | Nota |
Menambah parameter baharu untuk kawalan pengguna terhadap kemasukan atau pengecualian antara muka perisian kepada perkataan kawalan penuh. |
— |
— |
Menambah parameter baharu untuk kawalan pengguna terhadap kemasukan atau pengecualian ciri penentukuran kelewatan pergi dan balik. |
— |
— |
Mengurangkan penggunaan sumber dalam peranti 28-nm. | — | — |
Maklumat Berkaitan
Pemberitahuan Pemberhentian Produk: PDN1603
Arkib Panduan Pengguna IP CPRI Intel FPGA
Untuk versi terkini dan sebelumnya bagi panduan pengguna CPRI Intel FPGA IP, rujuk versi HTML Panduan Pengguna CPRI Intel FPGA IP. Pilih versi yang anda inginkan dan klik Muat turun. Jika IP atau versi perisian tidak disenaraikan, panduan pengguna untuk IP atau versi perisian sebelumnya terpakai. Versi IP adalah sama dengan versi perisian Intel Quartus Prime Design Suite sehingga v19.1. Daripada perisian Intel Quartus Prime Design Suite versi 19.2 atau lebih baru, IP mempunyai skim versi IP baharu daripada Intel Corporation. Hak cipta terpelihara. Intel, logo Intel dan tanda Intel lain ialah tanda dagangan Intel Corporation atau anak syarikatnya. Intel menjamin prestasi produk FPGA dan semikonduktornya mengikut spesifikasi semasa menurut waranti standard Intel tetapi berhak untuk membuat perubahan kepada mana-mana produk dan perkhidmatan pada bila-bila masa tanpa notis. Intel tidak memikul tanggungjawab atau liabiliti yang timbul daripada aplikasi atau penggunaan mana-mana maklumat, produk atau perkhidmatan yang diterangkan di sini kecuali seperti yang dipersetujui secara bertulis oleh Intel. Pelanggan Intel dinasihatkan untuk mendapatkan versi terkini spesifikasi peranti sebelum bergantung pada sebarang maklumat yang diterbitkan dan sebelum membuat pesanan untuk produk atau perkhidmatan. *Nama dan jenama lain boleh dituntut sebagai hak milik orang lain. Nota Keluaran Teras IP CPRI Intel® FPGA ISO 9001:2015 Berdaftar
- Versi Dalam Talian
- Hantar Maklum Balas
- ID: 683403
- Versi: 2022.11.15
Dokumen / Sumber
![]() |
intel v19.4.2 CPRI FPGA IP [pdf] Panduan Pengguna v19.4.2, v19.6.0, v19.5.0, v19.4.2 CPRI FPGA IP, CPRI FPGA IP, FPGA IP, IP |