EVAL-AD4080ARDZ Lembaga Penilaian
“
Spesifikasi:
- Nama Produk: EVAL-AD4080ARDZ
- Nombor Model: UG-2305
- Resolusi ADC: 20-bit
- SampKadar ling: 40MSPS
- Jenis Input: ADC SAR Berbeza
Arahan Penggunaan Produk:
Peralatan yang Diperlukan:
- PC yang menjalankan Windows 10 atau lebih tinggi
- Papan pengawal hos digital EVAL-SDP-CK1Z dengan kabel USB
- Sumber isyarat ketepatan pembezaan (cth, ADMX1001B)
- Sumber kuasa 7V hingga 12V DC
- Dua kabel SMA ke SMA
Penerangan Umum:
Papan penilaian EVAL-AD4080ARDZ membolehkan penilaian pantas
prestasi dan ciri AD4080. Ia direka untuk
mempamerkan ciri AD4080 dalam persekitaran perisian ACE. The
papan menyokong ciri seperti antara muka keluaran data SPI, ADC
konfigurasi melalui SPI, dan s yang boleh dipilihampkadar harga.
Prosedur Persediaan:
- Sambungkan papan EVAL-AD4080ARDZ ke PC menggunakan
Papan EVAL-SDP-CK1Z dan kabel USB. - Sambungkan sumber isyarat ketepatan ke papan penilaian
menggunakan kabel SMA. - Pastikan bekalan kuasa disambungkan kepada penilaian
papan. - Lancarkan perisian ACE untuk mengkonfigurasi peranti, menangkap data,
dan menilai prestasi.
Nota Penting:
- Rujuk lembaran data AD4080 bersama-sama dengan pengguna ini
panduan untuk maklumat terperinci. - Ikuti langkah berjaga-jaga keselamatan dan amaran yang diberikan dalam pengguna
manual.
Soalan Lazim:
S: Bolehkah saya menggunakan bekalan kuasa selain penyesuai AC/DC 12V
dibekalkan dengan kit?
J: Adalah disyorkan untuk menggunakan penyesuai AC/DC 12V yang disediakan untuk
memastikan fungsi dan prestasi yang betul.
S: Adakah papan EVAL-AD4080ARDZ serasi dengan digital lain
papan pengawal hos?
J: Papan dioptimumkan untuk digunakan dengan digital EVAL-SDP-CK1Z
papan pengawal hos untuk operasi lancar.
“`
Panduan Pengguna | EVAL-AD4080ARDZ
UG-2305
Menilai AD4080 Fast Precision 20-Bit, 40MSPS, Differential SAR ADC
CIRI-CIRI
Papan penilaian berciri penuh untuk AD4080 dengan penyelesaian kuasa
Saluran pembezaan tunggal dan input mod biasa tersedia melalui penyambung SMA papan
Analisis | Kawalan | Pemalam perisian Evaluation (ACE) tersedia untuk konfigurasi peranti, tangkapan data dan penilaian prestasi
Bahagian hadapan analog fleksibel (dua stages) Pengalaman penilaian luar kotak dengan demonstrasi SDP-K1-
platform (EVAL-SDP-CK1Z) Penyelesaian kuasa hingar rendah pada papan dan rujukan ketepatan 3.0V Litar penjanaan jam atas papan dengan sampkekerapan ling
pemilihan melalui perisian ACE Serasi dengan faktor bentuk Arduino Uno (faktor bentuk Rev3)
KANDUNGAN KIT LEMBAGA PENILAIAN
EVAL-AD4080ARDZ papan penilaian 12V AC/DC penyesuai pelekap dinding luaran
PERALATAN DIPERLUKAN
PC yang menjalankan sistem pengendalian Windows 10 atau papan pengawal dan sokongan hos digital EVAL-SDP-CK1Z yang lebih tinggi
Kabel USB (dirujuk dalam teks yang berikut sebagai SDP-K1) Sumber isyarat ketepatan pembezaan (ketepatan ADMX1001B
sumber isyarat diutamakan) 7V hingga 12V DC sumber (12V AC/DC penyesuai pelekap dinding luaran
dibekalkan dengan kit penilaian) Dua kabel Kecil Versi A (SMA) ke SMA untuk menyambung a
sumber isyarat pembezaan kepada papan penilaian
HURAIAN UMUM
Papan penilaian EVAL-AD4080ARDZ membolehkan penilaian prestasi dan ciri AD4080 dengan cepat dan mudah. EVAL-AD4080ARDZ direka untuk menunjukkan prestasi ciri AD4080 dalam persekitaran perisian ACE. Kit penilaian EVAL-AD4080ARDZ menyokong ciri AD4080 berikut:
Antara muka persisian bersiri (SPI) antara muka keluaran data semikonduktor oksida logam (CMOS) pelengkap (baca daripada masuk dahulu keluar dahulu (FIFO))
Konfigurasi penukar analog-ke-digital (ADC) melalui SPI
Penjanaan dalaman atau luaran rel bekalan terkawal 1.1V (luaran secara lalai)
Sampkeupayaan kadar ling 40/20/10MSPS (perisian boleh dipilih dalam ACE)
Papan penilaian EVAL-AD4080ARDZ direka bentuk untuk digunakan dengan papan platform demonstrasi sistem (SDP-K1) untuk memudahkan komunikasi dengan AD4080, membolehkan konfigurasi ADC dan penangkapan data. Papan pengawal SDP-K1 juga menyediakan pautan komunikasi kepada PC hos dan pemalam perisian ACE. Papan pengawal utama untuk papan penilaian EVAL-AD4080ARDZ ialah SDP-K1. Papan penilaian EVAL-AD4080ARDZ mematuhi piawaian mekanikal dan elektrik Arduino Uno Shield untuk bersambung dengan SDP-K1.
Penyelesaian penilaian EVAL-AD4080ARDZ termasuk pemacu aplikasi perisian tegar input dan output industri AD4080 (IIO) untuk konfigurasi peranti dan penangkapan data ADC. Ia juga termasuk antara muka grafik (GUI) pemalam AD4080 ACE untuk penilaian prestasi.
Untuk butiran penuh, lihat helaian data AD4080, yang mesti digunakan bersama panduan pengguna ini apabila menggunakan EVALAD4080ARDZ.
SILA LIHAT HALAMAN TERAKHIR UNTUK AMARAN PENTING DAN TERMA DAN SYARAT UNDANG-UNDANG.
Wahyu 0 | 1 daripada 18
Panduan Pengguna
ISI KANDUNGAN
Ciri-ciri………………………………………………………. 1 Kandungan Kit Papan Penilaian……………………………….1 Peralatan Diperlukan…………………………………………1 Penerangan Umum……………………………… ………..1 Gambar Papan Penilaian…………………………..3 Panduan Perkakasan Papan Penilaian…………………… 4
Perkakasan Selesaiview…………………………………..4 Litar Input Analog………………………………………….. 5 Input Stage (Stage 1)………………………………….. 5 Berbeza Penuh Amplebih hidup Stage (Stage 2)…….. 6 Jldtage Rujukan……………………………………….6 Litar Mod Biasa……………………………… 6 Penjanaan Bekalan Kuasa………………………………..7 Bekalan Kuasa AD4080……………………………… 7 AmpBekalan Kuasa pencerah……………………………….. 8 Penukaran dan Penjanaan Jam Data
Litar…………………………………………………… 8 Antara Muka Digital………………………………………….. 8 Prosedur Persediaan Perkakasan Penilaian…… ……….. 9
SEJARAH SEMAKAN
4/2025–Semakan 0: Versi Permulaan
EVAL-AD4080ARDZ
Pemasangan Perisian Penilaian…………………….. 10 Menilai AD4080 dengan Perisian ACE… 11
Peta Memori AD4080…………………………………11 Tab ANALISIS…………………………………………. 12 Plot Domain Masa (Bentuk Gelombang)……………………. 12 Plot Domain Frekuensi (FFT)……………………..12 Plot Histogram…………………………………………..12 Konfigurasi Disokong………………………………14 Hadapan Analog………………………………………… 14 Penimbalan Output CMO Mod Biasa………… 15 Voltage Rujukan……………………………………..15 Rel Bekalan Kuasa………………………………………… 15 Pilihan Konfigurasi Pautan………………………………. 15 Pertimbangan Penghujung Hadapan Analog (AFE)…………. 17 Penapisan Isyarat Input…………………………………..17 Kuasa lwn Lebar Jalur lwn. Bunyi…………………… 17 Keuntungan………………………………………………………………17 Pemacu ADC Stage…………………………………………17
analog.com
Wahyu 0 | 2 daripada 18
Panduan Pengguna
GAMBAR PAPAN PENILAIAN
EVAL-AD4080ARDZ
Rajah 1. Gambar Papan Penilaian EVAL-AD4080ARDZ–Atas
Rajah 2. Gambar Papan Penilaian EVAL-AD4080ARDZ–Bawah
analog.com
Wahyu 0 | 3 daripada 18
Panduan Pengguna
PANDUAN PERKAKASAN PAPAN PENILAIAN
PERKAKASAN HABISVIEW
Gambar rajah blok dipermudahkan bagi perkakasan EVAL-AD4080ARDZ ditunjukkan dalam Rajah 3. Papan penilaian ini mempamerkan prestasi dan ciri AD4080, dan menyerlahkan komponen pasangan yang disyorkan.
EVAL-AD4080ARDZ membolehkan penilaian mudah bagi AD4080. Semua litar yang diperlukan untuk mengendalikan AD4080 disertakan
EVAL-AD4080ARDZ
pada EVAL-AD4080ARDZ. Lihat bahagian Litar Input Analog, Voltage Bahagian Rujukan, bahagian Penjanaan Bekalan Kuasa, bahagian Litar Penukaran dan Penjanaan Jam Data, dan bahagian Antara Muka Digital untuk butiran terperinci pada setiap blok litar yang ditunjukkan dalam Rajah 3. Bagi blok yang boleh diubah suai untuk mencapai konfigurasi yang berbeza, lihat bahagian Konfigurasi Disokong untuk butiran tambahan tentang cara melaksanakan perubahan ini.
Rajah 3. Gambarajah Blok Dipermudahkan Lembaga Penilaian
Rajah 4. Lokasi Litar Papan Penilaian EVAL-AD4080ARDZ–Sebelah Atas
analog.com
Wahyu 0 | 4 daripada 18
Panduan Pengguna
PANDUAN PERKAKASAN PAPAN PENILAIAN
EVAL-AD4080ARDZ
Rajah 5. Lokasi Litar Papan Penilaian EVAL-AD4080ARDZ–Sebelah Bawah
LITAR INPUT ANALOG
EVAL-AD4080ARDZ termasuk dua-stage, litar penyaman isyarat ketepatan. Reka bentuk dibahagikan mengikut cara ini untuk membolehkan fleksibiliti yang paling besar dalam mengoptimumkan prestasi rantaian isyarat untuk lebar jalur isyarat yang disasarkan untuk kedua-dua penilaian dan prototaip.
Dengan konfigurasi lalai bagi perkakasan penilaian, isyarat input pp 6V pembezaan dengan mod biasa ditetapkan kepada 1.5V menghasilkan pengukuran skala penuh daripada ADC. Julat frekuensi input biasa yang disokong ialah DC hingga 1MHz.
Pengesyoran mengenai konfigurasi rantai isyarat untuk lebar jalur isyarat tertentu yang diminati boleh didapati di bahagian Pertimbangan Analog Front End (AFE).
INPUT STAGE (STAGE 1)
Input stage terdiri daripada sepasang LT6236 yang beroperasi amppenyelamat (op amps) (U1 dan U2). Operasi LT6236 amps dipilih untuk jalur lebar yang luar biasa (90MHz), hingar rendah, prestasi herotan yang menggalakkan dan penggunaan kuasa yang rendah. stage dikonfigurasikan untuk input pembezaan, keluaran pembezaan, tidak menyongsangkan, operasi perolehan perpaduan, memastikan bahawa sumber isyarat atau penderia sebelumnya dibentangkan dengan galangan yang tinggi. Dengan nilai rel bekalan +5V dan -4V, julat sah untuk input LT6236 (INP dan INM) adalah lebih kurang -2V hingga +4V, yang bermaksud vol mod biasatage daripada 1.5V (tersedia pada VOCM) untuk input adalah hampir ideal untuk membolehkan vol maksimumtage julat dan meminimumkan herotan.
Rajah 6. Stage 1 Skema Dipermudahkan
Perkara berikut boleh dikonfigurasikan dalam s initage:
Stage lebar jalur Tiada pengehadan lebar jalur yang jelas (lalai) Pengehadan jalur melalui penapis input RC dan/atau kapasitor merentas ampmaklum balas penguat
Stage keuntungan Keuntungan perpaduan (lalai) Tetapan keuntungan bukan penyongsangan
Stage bypass Tiada bypass (lalai) Bypass Stage 1 Pintasan Stage 1 bersama Stage 2 untuk menggunakan an ampsebaliknya kad mezanin pelapis (AMC).
Jenis isyarat input Pembezaan (lalai) Satu hujung
analog.com
Wahyu 0 | 5 daripada 18
Panduan Pengguna
PANDUAN PERKAKASAN PAPAN PENILAIAN
BERBEZA SEPENUHNYA AMPHIDUP STAGE (STAGE 2) Stage 2 menggunakan pembezaan sepenuhnya ADA4945-1 (U3). amppenyambung dikonfigurasikan untuk keuntungan perpaduan.
Rajah 7. Stage 2 Skema Dipermudahkan
clamp pin ADA4945-1 (-VCLAMP dan +VCLAMP) disambungkan kepada nod GND dan VREF masing-masing, yang menghasilkan had julat pada output pembezaan sepenuhnya amppenguat (FDA) ~500mV melebihi nod tersebut untuk melindungi ADC daripada pemacu keras keras. Input mod biasa ADA4945-1 terapung secara lalai, bermakna nilai mod biasa keluaran adalah berat sebelah dalaman pada voltage sama dengan titik tengah antara vol keluarantage klamps, iaitu, 1.5V. Dengan konfigurasi lalai, ini stage membentangkan kekerapan potong 3dB 1.1MHz pada output (diukur pada nod FDA_ON dan FDA_OP). Perkara berikut boleh dikonfigurasikan dalam s initage: Stage pintasan
Tiada pintasan (lalai) Pintasan Stage 2 ADA4945-1 mod kuasa Mod kuasa penuh (lalai) mencapai peranti maksimum
lebar jalur dan prestasi herotan terbaik. Mod kuasa rendah meminimumkan kuasa pada kos herotan
prestasi dan mengurangkan amplebar jalur penguat. Alternatif amppemasangan liifier
ADA4940-1 ADA4932-1 Stage bypass Tiada bypass (lalai) Bypass bersama-sama dengan Stage 1 untuk menggunakan AMC
analog.com
EVAL-AD4080ARDZ
VOLTAGE RUJUKAN
AD4080 memerlukan voltan 3V luarantage rujukan. Untuk mencapai prestasi yang ditentukan, ketepatan yang sesuai, bunyi rendah voltage rujukan mesti digunakan. AD4080 termasuk penampan rujukan dalaman dan kapasitor yang menjadikan pemilihan rujukan lebih mudah dan menghapuskan keperluan untuk penimbal luaran.
Perkara berikut boleh dikonfigurasikan dalam litar ini:
Pemilihan rujukan
LTC6655-3 ialah lalai. Perkakasan penilaian termasuk LTC6655-3 (U6) sebagai pilihan utama yang disyorkan, memberikan prestasi hingar yang luar biasa (0.1Hz hingga 10Hz spesifikasi hingar 0.25ppm pp), digabungkan dengan ketepatan awal 0.025%, dan hanyut suhu rendah 2ppm/°C.
LT6657-3 (U7) juga dipasang dan disediakan sebagai pilihan kedua. Untuk itu, perubahan konfigurasi kecil diperlukan. R133 harus dikeluarkan dan diletakkan ke dalam R66, dan pautan R127 0 juga harus diletakkan.
Sebagai alternatif, terdapat jejak pada papan penilaian untuk ADR4530B (U8) yang boleh dipasang dan disediakan sebagai pilihan ketiga untuk rujukan. Lihat Jadual 1 untuk perbandingan rujukan yang disyorkan. Begitu juga dengan konfigurasi yang dinyatakan sebelum ini, sebarang pautan 0 daripada LTC6655-3 dan LT6657-3 hendaklah dialih keluar dan diletakkan pada R131 dan R132.
Jadual 1. Perbandingan Rujukan 3V bagi LT6657, LTC6655 dan ADR4530B
Parameter
LT6657 LTC6655 ADR4530B
Ketepatan (%)
0.10
0.025
0.02
Pekali Suhu (ppm/°C) 1.5
2
2
Bunyi 0.1Hz hingga 10Hz (ppm pp)
0.5
0.25
0.53
Beban Maksimum (mA)
±10
±5
±10
Peraturan Beban (ppm/mA)
0.7
3
30
Bekalan Maksimum (V)
40
13.2
15
Tutup
ya
ya
Tidak
Bekalan Terbalik Dilindungi
ya
Tidak
Tidak
Output Songsang Dilindungi
ya
Tidak
Tidak
Had Semasa
ya
ya
Tidak
Perlindungan Terma
ya
Tidak
Tidak
Mod Shunt
ya
Tidak
Tidak
Arus Bekalan, IS (mA) TA (°C)
1.2
5
0.7
-40 hingga +125 -40 hingga +125 -40 hingga +125
LITAR MOD BIASA
AD4080 termasuk vol mod biasatagciri penjanaan e. Mod biasa voltage adalah sama dengan rujukan voltage (VREF)/2, dan jilid initage disediakan melalui pin CMO AD4080. Mod biasa voltage generation feature is generally useful for biasing front-end stages, but it is optional to use this feature because the ADA4945-1 can use an internal biasing circuit to set the output common mode to the midpoint of the output clamppin (-VCLAMP dan +VCLAMP).
Perkara berikut boleh dikonfigurasikan dalam litar ini:
Wahyu 0 | 6 daripada 18
Panduan Pengguna
PANDUAN PERKAKASAN PAPAN PENILAIAN
Tetapan mod biasa FDA Dalaman (lalai): ADA4945-1 menetapkan tahap mod biasa keluaran kepada kl outputamps titik tengah. Luaran: Gunakan CMO voltage disediakan oleh ADC untuk menetapkan pemacu ADC pembezaan sepenuhnya amptahap mod biasa keluaran penguat (FDA).
Penimbalan isyarat mod biasa Tiada penimbalan (lalai). Penimbalan melalui ADA4807-2 (A5) amplifier, yang hanya perlu jika beban tambahan diletakkan pada output AD4080 CMO. Ambil perhatian bahawa output ini mempunyai impedans keluaran 700; rujuk helaian data AD4080 untuk butiran tambahan.
PENJANAAN BEKALAN KUASA
EVAL-AD4080ARDZ direka bentuk untuk beroperasi daripada bekalan 7V hingga 12V yang disediakan oleh penyesuai dinding AC/DC. Bekalan kuasa 7V hingga 12V dikawal ke bawah menggunakan gabungan pengawal selia pensuisan dan pengawal selia keciciran linear (LDO) untuk menjana rel kuasa yang diperlukan untuk litar on-board.
EVAL-AD4080ARDZ
BEKALAN KUASA AD4080
AD4080 memerlukan tiga bekalan kuasa utama berikut:
VDD33: Rel bekalan analog 3.3V. VDD11: Bekalan teras ADC 1.1V. IOVDD: Bekalan antara muka digital 1.1V.
AD4080 termasuk penyahgandingan bekalan kuasa bersepadu; oleh itu, tiada penyahgandingan bekalan kuasa luaran disertakan pada papan untuk rel bekalan kuasa AD4080.
Perkara berikut boleh dikonfigurasikan dalam litar ini:
Rel 1.1V (VDD11 dan IOVDD) sumber Rel terjana atas kapal (lalai): Rel diambil dari pengawal selia MAX38912 (U18 dan U19), seperti yang ditunjukkan dalam Rajah 8. Pengawal selia AD4080 LDO dalaman: LDO dalaman pada AD4080 boleh didayakan dan digunakan untuk menggerakkan kedua-dua rel 1.1. Rujuk helaian data AD4080 untuk butiran lanjut berkaitan rel dan keperluan bekalan kuasa. Bekalan luar luar kapal.
Sumber rel 3.3V Rel terjana atas kapal (lalai): Rel dibekalkan oleh pengawal selia ADP150 LDO (U16), seperti ditunjukkan dalam Rajah 8. Bekalan luaran luar kapal.
Rajah 8. Skema Dipermudah Litar Kuasa
analog.com
Wahyu 0 | 7 daripada 18
Panduan Pengguna
PANDUAN PERKAKASAN PAPAN PENILAIAN
AMPBEKALAN KUASA PENGAKTIF
Litar penyaman isyarat EVAL-AD4080ARDZ direka bentuk untuk beroperasi daripada rel +5V dan -4V. Rel positif dan negatif U1 dan U2 amppengangkat dibekalkan daripada rel +5 V VDD_AFE dan rel -4V VSS_AFE.
Rel positif dan negatif bagi pembezaan penuh U3 amplifier dibekalkan daripada rel +5V VDD_AFR dan -4V VSS_AFE. Penampan mod biasa A5 amplifier dikonfigurasikan untuk bekalan kuasa unipolar; rel bekalan positif A5 disediakan daripada rel +5V 5V_SUPP, dan rel bekalan negatif disambungkan ke tanah.
LITAR PENJANAAN JAM PENUkaran DAN DATA
EVAL-AD4080ARDZ mengandungi litar yang diperlukan untuk menghasilkan jam penukaran jitter rendah (CNV+) merentasi julat operasi penuh AD4080. Litar jitter rendah ini membolehkan pemprosesan dengan isyarat input skala penuh kesetiaan sehingga 1MHz.
Litar ini terdiri daripada pengayun rujukan CMOS 40MHz (Y1), 20MHz (Y2) dan 10 MHz (Y3), ditunjukkan dalam Rajah 9. Isyarat itu disalurkan terus ke pin CNV+ AD4080. Perisian menetapkan isyarat membolehkan untuk memilih kekerapan penukaran dengan mendayakan pengayun tertentu. Dalam amalan, untuk menukar sampkadar, pengguna menukar SampMedan Frekuensi ling (MHz) dalam Peringkat Papan view Perisian ACE, seperti yang diperincikan dalam Rajah 13. AD4080 boleh dinilai dengan memilih frekuensi penukaran 40MHz.
EVAL-AD4080ARDZ
ANTARA MUKA DIGITAL
EVAL-AD4080ARDZ menggunakan penyambung V3 Arduino (P4, P4, P6, dan P7) daripada papan pengawal SDP-K1 untuk menyokong konfigurasi peranti ADC melalui SPI 4 wayar, akses hasil penukaran menggunakan antara muka data SPI dan kawalan penukaran dalam mod antara muka data SPI. Papan SDP-K1 bertindak sebagai medium untuk komunikasi antara pemalam Perisian ACE dan perkakasan EVAL-AD4080ARDZ.
AD4080 beroperasi dengan bekalan antara muka digital 1.1V voltage. Untuk menterjemah antara tahap 1.1V ini dan antara muka digital voltage aras SDP-K1 (3.3V), SN74AUP1T34QDCKRQ1 vol satu arahtagpenterjemah peringkat (U23, U24, U25, U26, U27, U28, U29, U30 dan U31) dan penterjemah peringkat dwiarah SN74AVC1T45DCKR (U32, U33, U34 dan U35) digunakan pada perkakasan EVALAD4080ARDZ.
Rajah 9. Diagram Ringkas bagi analog Litar Jam.com
Wahyu 0 | 8 daripada 18
Panduan Pengguna
PROSEDUR PENYEDIAAN PERKAKASAN PENILAIAN
Prosedur berikut mesti dipatuhi untuk menyediakan perkakasan untuk penilaian:
1. Pastikan pelompat P14 pada papan SDP-K1 ditetapkan untuk VIO_ADJUST sebanyak 3.3V.
2. Sambungkan papan EVAL-AD4080ARDZ ke papan SDP-K1 seperti ditunjukkan dalam Rajah 10.
3. Sambungkan bekalan kuasa DC 12V yang disertakan dalam kit penilaian, daripada penyesuai dinding ke bicu tong papan SDP-K1 (P15). Diod pemancar cahaya (LED) hijau (DS1), biru (DS2) dan biru (DS3) harus menyala apabila menyambung vol DCtage.
4. Sambungkan kabel USB daripada PC ke papan SDP-K1 penyambung P2 USB-C. Diod pemancar cahaya (LED) yang disambungkan oren DS1 harus menyala pada papan SDP-K1 apabila tindakan ini dilakukan.
5. Pastikan pelompat konfigurasi EVAL-AD4080ARDZ (JP1 hingga JP6) ditetapkan seperti ditunjukkan dalam Rajah 10, seperti berikut: JP1, JP3, JP6: on; JP2, JP4, JP5: dimatikan.
EVAL-AD4080ARDZ
Rajah 10. Pelompat EVAL-AD4080ARDZ Penyediaan JP1 hingga JP6
6. Pastikan suis (S1) Kedudukan 1 hingga Kedudukan 4 semuanya DIMATIKAN. 7. Perkakasan kini sedia untuk digunakan melalui ACE
Perisian.
analog.com
Wahyu 0 | 9 daripada 18
Panduan Pengguna
PEMASANGAN PERISIAN PENILAIAN
Perisian ACE ialah aplikasi perisian desktop yang membenarkan penilaian dan kawalan berbilang sistem penilaian dari seluruh portfolio produk Analog Devices, Inc.. Perkakasan EVALAD4080ARDZ dikawal dan dikonfigurasikan melalui Perisian ACE dengan pemalam perisian yang diperlukan yang boleh dipasang dari dalam aplikasi ACE.
Ikuti langkah ini untuk memasang Perisian ACE:
1. Muat turun pakej Perisian ACE daripada Perisian ACE web halaman pada Peranti Analog webtapak.
2. Klik 'Muat turun Pemasang ACE' untuk memuat turun pemasang file. 3. Jalankan pemasang dan ikut arahan untuk melengkapkan
proses pemasangan perisian.
Selepas ACE berjaya dipasang, pemalam EVAL-AD4080ARDZ boleh dipasang seperti berikut:
1. Jalankan Perisian ACE dan klik pada Pengurus Pemalam dalam bar sisi ACE, kemudian pilih Pakej Tersedia.
2. Daripada senarai pemalam yang tersedia, pilih 'Board.AD4080' (perhatikan bahawa anda boleh menggunakan medan Carian untuk membantu menapis senarai papan untuk mencari papan yang berkaitan), kemudian klik Pasang dipilih.
EVAL-AD4080ARDZ
analog.com
Wahyu 0 | 10 daripada 18
Panduan Pengguna
EVAL-AD4080ARDZ
MENILAI AD4080 DENGAN PERISIAN ACE
Selepas persediaan perkakasan selesai mengikut bahagian Prosedur Persediaan Perkakasan Penilaian dan perisian dipasang seperti yang dinyatakan dalam bahagian Pemasangan Perisian Penilaian, perisian ACE boleh dijalankan untuk penilaian.
Apabila ACE dibuka, EVAL-AD4080ARDZ secara automatik dikesan dan dipaparkan dalam panel Perkakasan Terlampir, seperti yang diserlahkan dengan warna kuning dalam Rajah 11.
Klik dua kali pada AD4080 daripada rajah blok kini membuka tab AD4080. Tab ini memaparkan panel KONFIGURASI AWAL, gambar rajah blok cip AD4080 dan dua butang di sudut kanan bawah (Teruskan ke Peta Memori dan Teruskan ke Analisis), yang diserlahkan dengan warna kuning dalam Rajah 14.
Rajah 11. Pengesanan Auto Lembaga Penilaian dalam Tab Mula ACE
Apabila digesa dengan tetingkap timbul ACE – Tinyiiod Firmware Diperlukan, seperti yang ditunjukkan di bawah, Klik OK. Ini akan memprogramkan papan SDP-K1 dengan perisian tegar yang diperlukan untuk pemalam dalam ACE.
Rajah 14. Tab AD4080 dalam Perisian ACE
Tab yang diakses melalui dua butang ini menyediakan cara untuk menilai cip AD4080. Lihat bahagian Peta Memori AD4080 dan bahagian Tab ANALISIS untuk butiran tambahan. sampkekerapan ling boleh dikonfigurasikan dalam tetingkap ini kerana ia boleh mengawal konfigurasi yang diperlukan bagi komponen masa yang menyokong, serta mengawal penyegerakan data EVAL-AD4080ARDZ dengan papan SDP-K1. Sebagai lalai, SampMedan Frekuensi ling (MHz) dikonfigurasikan untuk 40MHz. Maksimum sampsaiz le boleh ditetapkan kepada 16384 dan minimum sampsaiz le ialah 1.
PETA MEMORI AD4080
Klik 'Teruskan ke Peta Memori' dalam tab AD4080 untuk membuka tab Peta Memori AD4080, ditunjukkan dalam Rajah 15.
Rajah 12. ACE – Tinyiiod Firmware Mesej Diperlukan
Klik dua kali pada ikon EVAL-AD4080ARDZ, dan tab baharu, EVAL-AD4080ARDZ, terbuka memaparkan gambar rajah blok EVAL-AD4080ARDZ seperti ditunjukkan dalam Rajah 13.
Rajah 13. Tab EVAL-AD4080ARDZ Terbuka dalam Perisian ACE
Ini menawarkan Tahap Lembaga view daripada EVAL-AD4080ARDZ.
analog.com
Rajah 15. Tab Peta Memori AD4080 dalam Perisian ACE
Tab ini memaparkan daftar dari AD4080 dan boleh digunakan untuk membaca dan menulis (jika berkenaan) kandungannya. Untuk operasi biasa kit penilaian, tiada pengubahsuaian diperlukan pada daftar ADC.
Wahyu 0 | 11 daripada 18
Panduan Pengguna
MENILAI AD4080 DENGAN TAB ANALISIS PERISIAN ACE Klik 'Teruskan ke Analisis' dalam tab AD4080 untuk membuka tab ANALISIS. Tab ini digunakan untuk menangkap data melalui papan penilaian dan menganalisis data yang diperoleh.
EVAL-AD4080ARDZ
Rajah 16. Tab Analisis dalam Perisian ACE
Tab ANALYSIS mengandungi tiga panel boleh lipat (CAPTURE, ANALYSIS dan RESULTS) dan kawasan plot data di sebelah kanan. Meruntuhkan mana-mana daripada tiga panel dilakukan dengan mengklik pada anak panah yang terletak di sebelah kanan nama panel, yang berguna untuk meninggalkan lebih banyak ruang untuk kawasan plot data apabila diperlukan.
Panel CAPTURE membenarkan penetapan bilangan samples untuk ditangkap setiap set data, mencetuskan pemerolehan set data tunggal dan memulakan atau menghentikan pemerolehan berterusan set data.
Panel ANALYSIS memaparkan pilihan yang berkaitan dengan analisis domain kekerapan.
Panel RESULTS menyediakan metrik untuk set data semasa yang dipaparkan dalam kawasan plot. Metrik berbeza disediakan bergantung pada jenis plot yang dipilih (lihat bahagian Plot Domain Masa (Bentuk Gelombang), bahagian Plot Domain Frekuensi (FFT) dan bahagian Plot Histogram untuk butiran tambahan). Panel ini juga membenarkan menavigasi antara set data yang diperoleh semasa sesi dan memudahkan pengimportan dan mengeksport set data dalam format dalaman yang digunakan oleh Perisian ACE.
Pengguna mempunyai pilihan untuk memaparkan set data yang diperoleh sebagai bentuk gelombang domain masa (pilihan lalai), plot domain frekuensi melalui transformasi Fourier pantas (FFT), atau sebagai histogram, yang dipilih dengan mengklik mana-mana daripada tiga butang sepadan yang terletak di sebelah kiri panel CAPTURE (lihat Rajah 16).
PLOT DOMAIN MASA (BENTUK GELOMBANG).
Set data aktif boleh dipaparkan sebagai bentuk gelombang domain masa dengan mengklik pada kawasan Gelombang yang diserlahkan dalam warna kuning dalam Rajah 17, yang merupakan lalai view. Perhatikan bagaimana panel CAPTURE dan ANALYSIS diruntuhkan untuk paparan plot yang lebih baik.
Apabila set data diplot sebagai bentuk gelombang domain masa, panel RESULTS memaparkan metrik yang berkaitan dengan analisis domain masa: minimum, maksimum, purata, RMS dan sebagainya.
Rajah 17. Set Data Diplot sebagai Bentuk Gelombang Domain Masa
PLOT DOMAIN FREKUENSI (FFT) Set data aktif boleh dipaparkan sebagai plot domain kekerapan dengan mengklik pada kawasan FFT yang diserlahkan dengan warna kuning dalam Rajah 18. Plot kemudian memaparkan FFT set data aktif. Dalam kes ini, Skala Log dipilih untuk paksi Frekuensi (MHz) di atas graf. Apabila set data diplot sebagai plot domain frekuensi, panel RESULTS memaparkan metrik yang berkaitan dengan analisis domain frekuensi: nisbah isyarat-ke-bunyi (SNR), julat dinamik (DR), isyarat kepada-bunyi dan nisbah herotan (SINAD), hingar dan herotan harmonik total (THD).
Rajah 18. Set Data Diplot dalam Domain Frekuensi
PLOT HISTOGRAM Set data aktif boleh dipaparkan sebagai histogram dengan mengklik pada kawasan Histogram yang diserlahkan dengan warna kuning dalam Rajah 19. Dalam ini view, paksi menegak mewakili kejadian (bin hits) dan paksi mendatar boleh ditetapkan untuk memaparkan sama ada kod atau volt amptong litude. Apabila set data diplot sebagai histogram, panel RESULTS memaparkan metrik yang berkaitan dengan analisis histogram, seperti kod minimum, kod maksimum, RMS dan sebagainya.
analog.com
Wahyu 0 | 12 daripada 18
Panduan Pengguna
MENILAI AD4080 DENGAN PERISIAN ACE
EVAL-AD4080ARDZ
Rajah 19. Set Data Diplot sebagai Histogram
analog.com
Wahyu 0 | 13 daripada 18
Panduan Pengguna
KONFIGURASI YANG DISOKONG
Bahagian berikut menerangkan konfigurasi perkakasan dan perisian yang EVAL-AD4080ARDZ menyokong.
ANALOG DEPAN-HUJUNG
Stage 1 Pintasan
Secara pilihan, Stage 1 boleh dipintas untuk membenarkan pemacu terus s keduatage (FDA) daripada penyambung SMA.
Untuk memintas Stage 1, lakukan perkara berikut:
Keluarkan R3, R4, R9 dan R10 untuk memutuskan sambungan Stage 1 amppenyelamat daripada stage input dan output.
Isi R5 dan R6 dengan 0 perintang untuk mencipta laluan pintasan. Tutup Suis 1 dan Suis 2 daripada Tatasusunan Suis S1 (lihat Jadual 2), untuk mematikan U1 dan U2 yang kini tidak digunakan amppenyelamat.
Stage 1 Keuntungan
Stage 1 amppenyelamat diatur untuk keuntungan perpaduan secara lalai; walau bagaimanapun, keuntungan ini boleh ditukar kepada konfigurasi keuntungan bukan penyongsangan.
Untuk menetapkan keuntungan yang diingini, pilih rintangan maklum balas (RFB) untuk mendapatkan nisbah rintangan (RG) mengikut persamaan berikut:
Keuntungan
=
1
+
RFB RG
(1)
Perubahan yang diperlukan berikut:
Tukar perintang maklum balas R35 dan R36 untuk nilai RFB. Lihat helaian data LT6236 untuk mendapatkan maklumat lanjut tentang nilai yang dibenarkan untuk RFB.
Isi R7 dan R8 dengan nilai RG. Lihat helaian data LT6236 untuk mendapatkan maklumat lanjut tentang nilai yang dibenarkan untuk RG.
Stage 1 Penapisan
Penapis RC yang berbeza, tertib pertama, boleh dilaksanakan pada input Stage 1 untuk mengehadkan lebar jalur dan mengurangkan hingar.
Untuk mendapatkan kekerapan potong 3dB yang dikehendaki, tetapkan nilai untuk kemuatan frekuensi (CF) dan rintangan frekuensi (RF) bagi setiap persamaan berikut:
f3dB
=
1 2RFCF
(2)
Perubahan berikut diperlukan:
Tukar R3 dan R4 kepada nilai RF. Isi C67 dan C79 dengan nilai CF.
Sebagai tambahan kepada (atau bukannya) penapis RC, kapasitor C7 dan C8 merentasi rangkaian maklum balas boleh diisi untuk penapisan selanjutnya.
EVAL-AD4080ARDZ
Stage 1 Sumber Isyarat Input Alternatif
Sumber Isyarat Berbeza
Dalam konfigurasi papan lalai, input rantai isyarat (Stage 1) direka bentuk untuk dipacu oleh sumber isyarat berbeza sepenuhnya dengan mod biasa 0V digunakan pada input SMA (INP dan INM). Kerana jumlah keuntungan lalai bagi rantai isyarat ialah 1, an amplitud 6V pp dalam isyarat pembezaan menghasilkan pengukuran skala penuh pada ADC (-3V hingga +3V).
Ambil perhatian bahawa keperluan input mod biasa untuk AD4080 (1.5V ± 50mV) tidak digunakan pada isyarat pada input papan kerana ADA4945-1 memacu ADC menetapkan mod biasa keluarannya secara bebas daripada mod biasa pada input.
Sumber Input Berakhir Tunggal
Isyarat AC satu hujung (rujuk tanah) boleh disalurkan ke salah satu input EVAL-AD4080ARDZ (untuk example, INP), manakala input yang lain dibumikan. An amplitud 6V pp menghasilkan pengukuran skala penuh pada ADC (-3V hingga +3V).
Apabila sumber isyarat satu hujung digunakan pada IN_P, U1 amplifier yang menampan input lain (IN_N) boleh dilumpuhkan dan dipintas secara pilihan. Perubahan yang diperlukan untuk melakukan ini adalah seperti berikut:
Keluarkan R3 dan R9 untuk memutuskan sambungan ampinput dan output penguat daripada litar.
Isi R5 dengan perintang 0 untuk membolehkan laluan pintasan. Tutup Suis 1 (kedudukan hidup) daripada Suis Tatasusunan S1 (lihat Jadual
2) untuk mematikan U1 yang kini tidak digunakan amppengikat. Nota: U2 amplifier digunakan, jadi Suis Kedudukan 2 suis hendaklah dimatikan.
Stage 2 Alternatif Amppenghidup
Secara lalai, Stage 2 menempatkan herotan rendah ADA4945-1, pembezaan sepenuhnya amppengikat. Ambil perhatian bahawa adalah mungkin untuk menggunakan alternatif amppenghidup; namun, ini amppengangkat tidak disertakan pada EVALAD4080ARDZ.
ADA4940-1 boleh digunakan untuk mencapai penggunaan kuasa terendah dalam s initage. Apabila menggunakan ADA4940-1, prestasi hingar dan herotan dijangka menurun berbanding dengan ADA4945-1.
ADA4932-1 boleh digunakan untuk aplikasi yang prestasi herotan adalah kritikal atau aplikasi yang prestasi herotan diperlukan sehingga 10MHz. Walau bagaimanapun, prestasi herotan yang lebih baik datang dengan mengorbankan penggunaan kuasa yang lebih tinggi.
Kedua-dua ADA4940-1 dan ADA4932-1 adalah serasi jejak dengan ADA4945-1, walaupun beberapa sambungan pin mesti ditukar. Perubahan yang diperlukan untuk menggunakan alternatif amppenambah adalah seperti berikut:
Alih keluar ADA4945-1 daripada jejak U3. Isi U3 dengan ADA4940-1 atau ADA4932-1.
analog.com
Wahyu 0 | 14 daripada 18
Panduan Pengguna
KONFIGURASI YANG DISOKONG
Untuk pautan pateri RJ3, RJ5, RJ6, keluarkan pautan lalai (Pad 2 ke Pad 3 ATAU COM ke B) dan pautkan Pad 1 ke Pad 2 sebaliknya ATAU COM ke A. Untuk RJ4 tanggalkan pautan lalai (Pad 2 ke Pad 1 ATAU COM ke A) dan pautkan Pad 3 ke Pad 2 sebaliknya ATAU rujuk COM ke Pad 4080 pada ATAU COM ke B. kit penilaian web halaman untuk melihat kedudukan pautan pateri.
PENIMPANAN OUTPUT CMO MOD BIASA
Secara lalai, vol mod biasatage output daripada ADC (pin CMO) tidak ditimbal dan tidak disambungkan kepada pin VOCM ADA4945-1. Untuk membuat sambungan itu, pengubahsuaian perkakasan berikut diperlukan:
Isi R30 dengan perintang 0.
Untuk menampan keluaran CMO AD4080 menggunakan ADA4807-2 amplifier, pengubahsuaian perkakasan berikut diperlukan:
Untuk pautan pateri RJ8 dan RJ9, keluarkan pautan lalai (Pad 1 ke Pad 2) dan pautkan Pad 2 ke Pad 3 sebaliknya.
Keluarkan R86.
VOLTAGE RUJUKAN
Sekunder Voltage Rujukan
Rujukan lalai ialah LTC6655-3 (U6). Sebaliknya untuk menggunakan rujukan on-board menengah LT6657-3 (U7), lakukan perkara berikut:
Keluarkan perintang R133 untuk memutuskan sambungan output U6 dari laluan rujukan.
Isi R127 dan R66 dengan perintang 0 untuk menyambungkan U7 ke laluan rujukan.
Terdapat rujukan ketiga alternatif yang boleh digunakan di papan penilaian. Terdapat jejak untuk ADR4530B, dan peranti ini boleh dipateri pada papan sebagai pilihan ketiga. Untuk berbuat demikian, lengkapkan prosedur berikut:
1. Keluarkan perintang R133 untuk memutuskan sambungan keluaran U6 daripada laluan rujukan.
2. Keluarkan R127 dan R66 untuk memutuskan sambungan output U7 daripada laluan rujukan.
3. Isi R131 dan R132 dengan perintang 0 untuk menyambungkan U8 ke laluan rujukan.
Jadual 2. AmpMod Kuasa penyaring dan Kefungsian Tatasusunan Suis Power Down (S1).
Tukar
Fungsi
S1-1
Stage 1 amplifier U1, dayakan atau lumpuhkan
S1-2
Stage 1 amplifier U2, dayakan atau lumpuhkan
S1-3
n/a
S1-4
n/a
EVAL-AD4080ARDZ
4. Pateri ADR4530B ke tapak kaki U8.
rel BEKALAN KUASA
Pengatur AD4080 LDO Dalaman untuk Rel 1.1V
Secara lalai, dua rel bekalan 1.1V (VDD11 dan IOVDD) yang diperlukan oleh AD4080 dibekalkan oleh pengawal selia LDO on-board (U18 dan U19). Rel boleh dikuasakan secara alternatif oleh dua pengawal selia LDO pada cip dalaman AD4080; walau bagaimanapun, ini memerlukan memutuskan sambungan bekalan yang dijana secara luaran daripada VDD11 dan IOVDD dan menyambungkan voltage sumber dalam julat 1.5V hingga 2.75V pada pin VDDLDO. Kehadiran jilid luaran initage pada pin VDDLDO secara automatik mencetuskan permulaan pengawal selia dalaman. Rel janaan 2V, LDO regulator- (U17) pada EVAL-AD4080ARDZ disediakan untuk fungsi ini.
Oleh itu, untuk membolehkan penggunaan pengawal selia LDO pada cip, lakukan perkara berikut:
Keluarkan pelompat JP1, JP3 dan JP6 untuk memutuskan sambungan input bekalan AD4080 1.1V daripada rel yang dijana pada papan.
Letakkan pelompat merentasi JP2, JP4 dan JP5 untuk menyambungkan rel 2V ke pin VDDLDO.
Pengkuasaan Luar Papan Rel Kuasa Individu
Mana-mana atau semua rel kuasa on-board yang ditunjukkan dalam bahagian Penjanaan Bekalan Kuasa boleh dibekalkan secara luaran kepada perkakasan penilaian, yang boleh berguna untuk menilai AD4080 dengan penyelesaian kuasa yang berbeza atau untuk mengukur arus bekalan dengan peralatan atas bangku. Apabila membekalkan kuasa kepada rel kuasa secara individu daripada sumber alternatif, pengguna mesti memastikan bahawa sumber yang digunakan boleh menyediakan vol yang mencukupitage dan arus untuk membekalkan rel dengan betul. Kegagalan berbuat demikian boleh mengakibatkan kerosakan pada komponen on-board.
PILIHAN KONFIGURASI PAUTAN
EVAL-AD4080ARDZ mengandungi berbilang pautan pateri, pelompat dan tatasusunan suis untuk mendayakan pelbagai konfigurasi pada perkakasan penilaian. Jadual 2 hingga Jadual 7 meringkaskan fungsi dan tetapan lalai komponen ini.
S1 Ditutup (Hidup) U1 dilumpuhkan U2 dilumpuhkan n/an/a
analog.com
Wahyu 0 | 15 daripada 18
Panduan Pengguna
KONFIGURASI YANG DISOKONG
EVAL-AD4080ARDZ
Jadual 3. Tetapan Pautan Pateri: Hujung Hadapan Analog
Lalai
Pad Pautan
Fungsi
Komen
RJ3
Pad 2 untuk Memilih isyarat yang disambungkan kepada Pin 16 (bumi digital, DGND) FDA (ADA4945-1, Tukar sambungan ke Pad 1 kepada Pad 2 RJ3 untuk menyambung
Pad 3
U3). Pin ini ialah rujukan tanah untuk isyarat lumpuhkan. Secara lalai, RJ3 merapatkan Pin 16 kepada VSS_DRV. Gunakan perubahan ini apabila menukar
Pad 2 hingga Pad 3; oleh itu, Pin 16 U3 disambungkan kepada AGND perkakasan. ADA4945-1 untuk ADA4932-1.
RJ4
Pad 1 untuk Memilih isyarat yang disambungkan ke Pin 5 (pemilihan mod kuasa, MOD) FDA
Tukar sambungan ke Pad 2 ke Pad 3 untuk menyambung
Pad 2
(ADA4945-1, U3).Secara lalai, RJ4 merapatkan Pad 1 ke Pad 2 memilih kuasa tinggi
Pin 5 kepada VSS_DRV. Gunakan perubahan ini apabila bertukar
mod ADA4945-1. Oleh itu mod FDA disambungkan ke pin VDD_DRV secara lalai.
ADA4945-1 untuk ADA4932-1.
RJ5
Pad 2 untuk Memilih isyarat yang disambungkan ke Pin 13 (-VCLAMP) daripada FDA. Untuk ADA4945-1 Tukar ke Pad 1 ke Pad2 untuk menyambungkan Pin 13 ke
Pad 3
(U3), Pin 13 digunakan untuk memilih cl negatifamp jldtage. Secara lalai, RJ5 merapatkan VSS_DRV. Gunakan perubahan ini apabila menukar ADA4945-1
Pad 2 hingga Pad 3; oleh itu, Pin 13 U3 disambungkan kepada AGND.
untuk ADA4932-1.
RJ6
Pad 2 untuk Memilih isyarat yang disambungkan ke Pin 8 (+VCLAMP) daripada FDA. Untuk ADA4945-1
Tukar ke Pad 1 ke Pad 2 untuk menyambungkan Pin 8 ke
Pad 3
(U3), Pin 8 memilih cl positifamp jldtage. Secara lalai, RJ6 merapatkan Pin 2 kepada Pin 3; VDD_DRV. Gunakan perubahan ini apabila menukar ADA4945-1
oleh itu, Pin 13 U3 disambungkan ke REF_F.
untuk ADA4932-1.
Jadual 4. Tetapan Pautan Pateri: Pemilihan Rujukan Luaran
Pautan
Lalai
Fungsi
RJ7
1-2
Pemilihan voltage rujukan (LTC6655, LT6657 atau ADR4530B) untuk vol luarantagisyarat keluaran rujukan, VREF lwn. vol luarantage rujukan melalui soket SMA EXTREF. Nota: SMA tidak dipateri secara lalai pada papan.
Komen
Tukar pautan RK7 daripada Kedudukan 1/Kedudukan 2 kepada Kedudukan 2/Kedudukan 3 untuk mendayakan laluan rujukan luaran.
Jadual 5. Tetapan Pautan Pateri: Penimbalan Mod Biasa
Pautan Fungsi Lalai
RJ8 dan 1-2 RJ9
Laluan pemilihan untuk isyarat keluaran mod biasa AD4080 antara pilihan buffer dan unbuffered. Secara lalai, laluan tidak buffer dipilih.
Komen
Tukar kedua-dua pautan RJ8 dan RJ9 daripada Kedudukan 1/Kedudukan 2 kepada Kedudukan 2/Kedudukan 3 untuk memilih laluan penampan. Keluarkan R86 untuk pilihan penimbal.
Jadual 6. Tetapan Pautan Pateri: Antara Muka Digital
Pautan Fungsi Lalai
RJ12, 2-3 RJ13 dan RJ14
Untuk penterjemah peringkat SPI (U33, U34, dan U35), pilih arah penterjemah. Menyambungkan pin DIR penterjemah tinggi memilih arah A ke B, menyambungkan pin DIR penterjemah rendah memilih arah B ke A. konfigurasi lalai RJ12 (GPIO1) ialah A ke B.
Komen
Jangan tukar sambungan dalam pautan pateri ini.
Jadual 7. Tetapan Pelompat: LDO Dalaman dan Dayakan Kawalan Isyarat
Pelompat
Lalai
Fungsi
Komen
JP2, JP4 dan JP5
JP1, JP3 dan JP6
Terputus Bersambung
Pilih sama ada rel bekalan on-board 2V disambungkan kepada pelompat Sisipan dalaman AD4080 untuk membekalkan pengawal selia LDO dalaman. Pengawal selia LDO membekalkan pin atau tidak.
Pilih sama ada rel bekalan 1.1V dibekalkan oleh pengawal selia LDO on-board (U18 dan U19) atau pengawal selia LDO dalaman daripada AD4080.
Keluarkan pelompat untuk berhenti menggunakan pengawal selia LDO pada papan dan sebaliknya gunakan pengawal selia LDO dalaman.
analog.com
Wahyu 0 | 16 daripada 18
Panduan Pengguna
PERTIMBANGAN HUJUNG DEPAN ANALOG (AFE).
AFE EVAL-AD4080ARDZ boleh diubah suai untuk memenuhi keperluan aplikasi tertentu. Memohon perubahan pada AFE biasanya melibatkan pertukaran, dan mereka bentuk AFE yang betul untuk aplikasi memerlukan pertimbangan yang teliti. Bahagian berikut membincangkan beberapa perkara yang mesti diambil kira semasa mereka bentuk atau mengubah suai AFE untuk platform penilaian perkakasan ini.
PENAPIS Isyarat INPUT
Mengehadkan lebar jalur pada input rantaian isyarat ke kawasan di mana isyarat minat terletak membantu mengurangkan bunyi yang berlebihan. Pengurangan hingar ini boleh dicapai dengan mekanisme yang disediakan dalam bentuk penapis RC pada input papan, penambahan kapasitor jangan pasang (DNI) dalam amppelarasan jalur lebar rangkaian maklum balas penguat dalam Stage 1, or the increasing of the capacitance value for the existing capacitors in the FDA feedback loop. Note that the value of filter resistors may have an impact on the overall SNR.
Penapis digital dalaman yang tersedia di dalam AD4080 adalah ciri yang berguna apabila mempertimbangkan penapisan dalam rantaian isyarat secara keseluruhan. Pengguna boleh menetapkan penapis laluan rendah secara pemrograman, memilih penapis Sinc1 yang ringkas atau Sinc5 pesanan yang lebih tinggi dengan roll-off yang tajam untuk melengkapkan penapis AFE atau untuk membantu melonggarkan keperluan reka bentuknya.
EVAL-AD4080ARDZ
KUASA VS. LEBAR LEBAR VS. BISING
Memilih hingar terendah, herotan terendah, ketepatan tertinggi, lebar jalur yang lebih luas amppenyegar mungkin memerlukan lebih banyak kuasa untuk digunakan dalam AFE untuk mencapai prestasi sasaran yang diperlukan. Oleh itu, aplikasi yang dikekang kuasa mesti mempertimbangkan dengan teliti pilihan setiap satu amplebih hidup.
DAPATKAN
Penjagaan mesti diambil dalam rantaian isyarat untuk mempertimbangkan di mana ia adalah optimum untuk meletakkan keuntungan untuk memaksimumkan SNR. Untuk exampOleh itu, mungkin lebih baik untuk menambah keuntungan isyarat yang diperlukan dalam hingar rendah sebelumnya amplebih hidup stagdan bukannya dalam FDA yang ditugaskan untuk memacu AD4080 kerana keuntungan hingar FDA mungkin mempunyai kesan yang lebih besar pada rantai isyarat SNR daripada keuntungan yang ditetapkan oleh hingar rendah sebelumnya.tage.
PEMANDU ADC STAGE
Lihat bahagian Input Analog Pemacu Mudah dalam helaian data AD4080 untuk butiran tentang topik ini.
analog.com
Wahyu 0 | 17 daripada 18
Panduan Pengguna
NOTA
EVAL-AD4080ARDZ
ESD Awas Peranti sensitif ESD (pelepasan elektrostatik). Peranti yang dicas dan papan litar boleh dinyahcas tanpa pengesanan. Walaupun produk ini mempunyai litar perlindungan yang dipatenkan atau proprietari, kerosakan mungkin berlaku pada peranti yang tertakluk kepada ESD tenaga tinggi. Oleh itu, langkah berjaga-jaga ESD yang betul harus diambil untuk mengelakkan kemerosotan prestasi atau kehilangan
kefungsian.
Terma dan Syarat Undang-undang Dengan menggunakan papan penilaian yang dibincangkan di sini (bersama-sama dengan mana-mana alat, dokumentasi komponen atau bahan sokongan, “Lembaga Penilaian”), anda bersetuju untuk terikat dengan terma dan syarat yang dinyatakan di bawah (“Perjanjian”) melainkan jika anda telah membeli Lembaga Penilaian, dalam hal ini Terma dan Syarat Jualan Standard Peranti Analog akan ditadbir. Jangan gunakan Lembaga Penilaian sehingga anda membaca dan bersetuju dengan Perjanjian. Penggunaan Lembaga Penilaian oleh anda akan menandakan penerimaan anda terhadap Perjanjian. Perjanjian ini dibuat oleh dan antara anda (“Pelanggan”) dan Peranti Analog, Inc. (“ADI”), dengan tempat perniagaan utamanya di Tertakluk kepada terma dan syarat Perjanjian, ADI dengan ini memberikan kepada Pelanggan lesen percuma, terhad, peribadi, sementara, tidak eksklusif, tidak boleh sublesen, tidak boleh dipindah milik kepada gunakan Lembaga Penilaian UNTUK TUJUAN PENILAIAN SAHAJA. Pelanggan memahami dan bersetuju bahawa Lembaga Penilaian disediakan untuk tujuan tunggal dan eksklusif yang dirujuk di atas, dan bersetuju untuk tidak menggunakan Lembaga Penilaian untuk sebarang tujuan lain. Tambahan pula, lesen yang diberikan dibuat secara nyata tertakluk kepada had tambahan berikut: Pelanggan tidak boleh (i) menyewa, memajak, mempamerkan, menjual, memindahkan, menyerahkan, sublesen, atau mengedarkan Lembaga Penilaian; dan (ii) membenarkan mana-mana Pihak Ketiga mengakses Lembaga Penilai. Seperti yang digunakan di sini, istilah "Pihak Ketiga" termasuk mana-mana entiti selain ADI, Pelanggan, pekerja mereka, ahli gabungan dan perunding dalaman. Lembaga Penilaian TIDAK dijual kepada Pelanggan; semua hak yang tidak diberikan secara nyata di sini, termasuk pemilikan Lembaga Penilai, adalah terpelihara oleh ADI. KERAHSIAAN. Perjanjian ini dan Lembaga Penilaian semuanya akan dianggap sebagai maklumat sulit dan hak milik ADI. Pelanggan tidak boleh mendedahkan atau memindahkan mana-mana bahagian Lembaga Penilai kepada mana-mana pihak lain atas sebarang sebab. Selepas pemberhentian penggunaan Lembaga Penilaian atau penamatan Perjanjian ini, Pelanggan bersetuju untuk segera mengembalikan Lembaga Penilaian kepada ADI. SEKATAN TAMBAHAN. Pelanggan tidak boleh membuka, menyahsusun atau membalikkan cip jurutera pada Lembaga Penilaian. Pelanggan hendaklah memaklumkan kepada ADI tentang sebarang kerosakan yang berlaku atau sebarang pengubahsuaian atau pengubahsuaian yang dibuatnya kepada Lembaga Penilai, termasuk tetapi tidak terhad kepada pematerian atau sebarang aktiviti lain yang menjejaskan kandungan material Lembaga Penilai. Pengubahsuaian kepada Lembaga Penilaian mesti mematuhi undang-undang yang terpakai, termasuk tetapi tidak terhad kepada Arahan RoHS. PENAMATAN. ADI boleh menamatkan Perjanjian ini pada bila-bila masa apabila memberikan notis bertulis kepada Pelanggan. Pelanggan bersetuju untuk kembali ke ADI Lembaga Penilaian pada masa itu. HAD LIABILITI. LEMBAGA PENILAIAN YANG DISEDIAKAN DI BAWAH INI ADALAH DISEDIAKAN "SEBAGAIMANA ADANYA" DAN ADI TIDAK MEMBUAT JAMINAN ATAU PERWAKILAN DALAM APA-APA JENIS BERHUBUNGAN DENGANNYA. ADI MENAFIKAN SECARA KHUSUS SEBARANG PERWAKILAN, PENGESAHAN, JAMINAN ATAU WARANTI, TERSURAT MAUPUN TERSIRAT, BERKAITAN DENGAN LEMBAGA PENILAIAN TERMASUK, TETAPI TIDAK TERHAD KEPADA, WARANTI TERSIRAT KEBOLEH DAGANG, HAK GOLONGAN, KECERGASAN. HAK HARTA INTELEK. ADI DAN PEMBAWA LESENNYA TIDAK AKAN BERTANGGUNGJAWAB ATAS SEBARANG KEROSAKAN SAMPINGAN, KHAS, TIDAK LANGSUNG ATAU AKIBAT AKIBAT PEMILIKAN ATAU PENGGUNAAN LEMBAGA PENILAIAN PELANGGAN, TERMASUK TETAPI TIDAK TERHAD KEPADA KEUNTUNGAN HILANG, KELEWATAN, KELEWATAN. JUMLAH LIABILITI ADI DARI MANA-MANA DAN SEMUA SEBAB AKAN TERHAD KEPADA JUMLAH SERATUS US DOLLAR ($100.00). EKSPORT. Pelanggan bersetuju bahawa ia tidak akan mengeksport secara langsung atau tidak langsung Lembaga Penilai ke negara lain, dan ia akan mematuhi semua undang-undang dan peraturan persekutuan Amerika Syarikat yang berkaitan dengan eksport. UNDANG-UNDANG YANG MENGAWAL. Perjanjian ini akan ditadbir oleh dan ditafsirkan mengikut undang-undang substantif Komanwel Massachusetts (tidak termasuk peraturan percanggahan undang-undang). Sebarang tindakan undang-undang mengenai Perjanjian ini akan didengar di mahkamah negeri atau persekutuan yang mempunyai bidang kuasa di Suffolk County, Massachusetts, dan Pelanggan dengan ini menyerahkan kepada bidang kuasa peribadi dan tempat mahkamah tersebut. Konvensyen Pertubuhan Bangsa-Bangsa Bersatu mengenai Kontrak untuk Jualan Barangan Antarabangsa tidak akan terpakai kepada Perjanjian ini dan dinafikan secara nyata.
©2025 Analog Devices, Inc. Hak cipta terpelihara. Tanda dagangan dan tanda dagangan berdaftar adalah hak milik pemilik masing-masing. One Analog Way, Wilmington, MA 01887-2356, Amerika Syarikat
Wahyu 0 | 18 daripada 18
Dokumen / Sumber
![]() |
PERANTI ANALOG EVAL-AD4080ARDZ Lembaga Penilaian [pdf] Panduan Pengguna EVAL-AD4080ARDZ, EVAL-AD4080ARDZ Lembaga Penilaian, Lembaga Penilaian, Lembaga |
